В декабре на конференции IEDM 2019 компания TSMC подробно расскажет о 5-нм техпроцессе- Новости ИТ - Сервис
 
Главная страница


комплексные ИТ-решения

ВАШИ ИДЕИ
СТАНУТ РЕАЛЬНОСТЬЮ!

  
   


Самый полный
спектр ИТ-услуг
  Решения в области
Информационных технологий
 
 
 

 

 Главная  /  Новости  /  новости IT-рынка  /  В декабре на конференции IEDM 2019 компания TSMC подробно расскажет о 5-нм техпроцессе

Новости

В декабре на конференции IEDM 2019 компания TSMC подробно расскажет о 5-нм техпроцессе
16.10.2019, 06:01:27 
 

Как нам известно, в марте текущего года компания TSMC приступила к опытному выпуску 5-нм продукции. Это произошло на новом заводе Fab 18 на Тайване, построенном специально для выпуска 5-нм решений. Массовое производство с использованием 5-нм техпроцесса N5 ожидается во втором квартале 2020 года. До конца того же года будет налажен выпуск чипов на основе производительного 5-нм техпроцесса или N5P (performance). Наличие опытных чипов позволяет TSMC оценить возможности будущих полупроводников, выпущенных на базе нового техпроцесса, о чём компания подробно расскажет в декабре. Но кое-что можно узнать уже сегодня из поданных TSMC реферативных заявок для выступления на IEDM 2019.

Техпроцесс N5 TSMC показывает прирост производительности на 15 %

Техпроцесс N5 TSMC показывает прирост производительности на 15 % и 7 вариантов управляющего напряжения

Прежде чем уточнить детали, вспомним, что нам известно из предыдущих заявлений TSMC. Утверждается, что по сравнению с 7-нм техпроцессом чистая производительность 5-нм чипов вырастет на 15 % или на 30 % сократится потребление, если производительность оставить прежней. Техпроцесс N5P добавит ещё 7 % производительности или 15 % экономии по потреблению. Плотность размещения логических элементов вырастет в 1,8 раза. Масштаб ячейки SRAM изменится в 0,75 раза.

5-нм техпроцесс TSMC обещает самую маленькую в индустирии ячейку SRAM

5-нм техпроцесс TSMC обещает самую маленькую в индустрии ячейку SRAM

При производстве 5-нм чипов масштаб использования EUV-сканеров достигнет уровня зрелого производства. Структура канала транзистора будет изменена, возможно, за счёт использования германия вместе или вместо кремния. Это обеспечит возросшую мобильность электронов в канале и рост токов. В техпроцессе предусмотрено несколько уровней управляющих напряжения, самый высокий из которых даст прирост производительности на 25 % по сравнению с аналогичным в 7-нм техпроцессе. Питание транзисторов для интерфейсов ввода/вывода будет лежать в пределах от 1,5 В до 1,2 В.

Для транзистора представлен FinFET-канал с повышенной мобильностью электронов

Для транзистора представлен FinFET-канал с повышенной мобильностью электронов

При производстве сквозных отверстий металлизации и для контактов будут использоваться материалы с ещё меньшим сопротивлением. Для изготовления сверхвысокоплотных конденсаторов будет использоваться схема металл-диэлектрик-металл, что повысит производительность на 4 %. В общем случае TSMC перейдёт на использование новых low-K-изоляторов. В схеме обработки кремниевых пластин появится новый «сухой» процесс Metal Reactive Ion Etching (RIE), который частично заменит традиционный дамасский с использованием меди (для металлических контактов размером менее 30 нм). Также впервые для создания барьера между медными проводниками и полупроводником будет использоваться слой графена (для предотвращения электромиграции).

Опытный 5-нм преобразователь SerDes оказался на 10 % быстрее со скоростью до 130 Гбит/с

Опытный 5-нм преобразователь SerDes оказался на 10 % быстрее со скоростью до 130 Гбит/с


Источник: 3DNews

 
 
Новости:    Предыдущая Следующая   
 Архив новостей

Разделы новостей:

Подписаться на новости:

 

Поиск в новостях: